Implementation Aspects of the DPA-Resistant Logic Style MDPL

Thomas Popp, Stefan Mangard

Publikation: Beitrag in Buch/Bericht/KonferenzbandBeitrag in einem KonferenzbandBegutachtung

Originalspracheenglisch
TitelIEEE International Symposium on Circuits and Systems
Herausgeber (Verlag).
Seiten2913-2916
ISBN (Print)0-7803-9390-2
PublikationsstatusVeröffentlicht - 2006
VeranstaltungIEEE International Symposium on Circuits and Systems: ISCAS 2006 - Island of Kos, Griechenland
Dauer: 21 Mai 200624 Mai 2006

Konferenz

KonferenzIEEE International Symposium on Circuits and Systems
KurztitelISCAS
Land/GebietGriechenland
OrtIsland of Kos
Zeitraum21/05/0624/05/06
  • EU - SCARD - Side Channel Analysis Resistant Design Flow

    Mangard, S., Herbst, C., Wolkerstorfer, J., Oswald, M. E., Popp, T., Tillich, S., Aigner, M. J. & Schmaranz, K.

    1/01/0430/06/06

    Projekt: Forschungsprojekt

  • IMPA Lab

    Posch, R., Rijmen, V., Posch, K., Kirschbaum, M., Schmidt, J., Schläffer, M., Szekely, A., Medwed, M., Plos, T., Peßl, P., Aigner, M. J., Wenger, E., Dominikus, S., Feldhofer, M., Hutter, M. & Oswald, M. E.

    1/10/9915/07/19

    Projekt: Arbeitsgebiet

  • VLSI Design

    Medwed, M., Wenger, E., Aigner, M. J., Posch, K., Hutter, M., Kirschbaum, M., Schmidt, J., Posch, R., Dominikus, S., Szekely, A., Feldhofer, M. & Plos, T.

    1/01/9515/07/19

    Projekt: Arbeitsgebiet

Dieses zitieren